|
網站客服電話:0755-27858055
簡歷ID:183359262
|
|
工作經驗:3年
|
|
| 性 別:男 | 年 齡:26歲(1999年10月) | |
| 婚 姻:未婚 | 民 族:漢 | |
| 戶籍戶口:廣東·汕頭 | 現居住地:廣東省.珠海市 | |
| 最高學歷:本科統招 | 專業方向:微電子科學與工程 | |
| 畢業院校:重慶郵電大學 | 職稱資格:無職稱 | |
| 工作經驗:3年 | ||
- 聯系方式(Contact)
- 求職意向(Job Intention)
| 工作性質: 全職 |
| 期望行業: 電子、微電子技術、集成電路 |
| 期望職位: 數字ic設計工程師 |
| 意向地區: 廣東·廣州 廣東·深圳 廣東·珠海 |
| 期望月薪: 面議 |
| 食宿要求: 無要求 |
| 到崗時間: 面談 |
- 自我評價(Self Description)
1.熟悉Verilog語言和基本C語言,參與過多個項目的芯片流片過程,包括設計與仿真驗證、?回片測試、?支持解決應用問題等。
2.熟悉芯片測試流程,?開發過多個項目的CP測試程序并深度參與調試。
3.熟練使用數字IC設計常用的EDA軟件,比如VCS、?Verdi等工具。
4.團隊合作經驗豐富
2.熟悉芯片測試流程,?開發過多個項目的CP測試程序并深度參與調試。
3.熟練使用數字IC設計常用的EDA軟件,比如VCS、?Verdi等工具。
4.團隊合作經驗豐富
- 工作經歷(Work Experience)
| 2022年07月~至今(3年4個月) | 深******司 | 數字部 | 數字電路設計工程師 |
|
工作內容: 1.負責項目中數字IP的設計、仿真驗證、?SPEC編寫和回片測試。
2.負責對已有的模塊的仿真驗證,并支持FPGA/AE調試和解決客戶問題。 3.負責芯片量產的CP程序開發和調試。 4.與模擬部合作,負責對芯片回片的功能/性能測試。 |
|||
- 項目經歷(Project Experience)
| 2024年10月~2025年04月(6個月) | SensorHub設計 |
|
項目描述: 本項目需求是設計一個sensorhub模塊,代替CPU去配置IIC,讓CPU在休眠的時候管理IIC去采集sensor數據,采集完后再喚醒CPU處理
數據,目的是減少CPU的喚醒次數,降低功耗 |
|
|
責任描述: 1規格定義:?與AE一起制定sensorhub規格與功耗目標,?支持定時觸發和IO觸發,?支持deepsleep喚醒,功耗控制在80ua左右。2.RTL設計與驗證:?根據規格進行RTL設計與仿真驗證,并根據FPGA和AE使用反饋進行RTL修改迭代,并編寫SPEC。3.FPGA和SDK調試:?支持FPGA和AE調試,確保sensorhub模塊順利使用。4.回片測試:?與FPGA部聯合調試優化功耗。
|
|
| 2024年09月~2024年10月(1個月) | RTC修改與PMU驗證 |
|
項目描述: 項目迭代升級,根據舊項目在使用中發現的RTC問題和新項目的規格,修改RTC存在的問題并仿真驗證,同時仿真驗證PMU控制。
|
|
|
責任描述: -RTL修改與驗證:?根據記錄中存在的RTC問題進行RTL修改與仿真驗證,并根據生成的analog?model仿真驗證PMU控制(default值和復位
控制)。 -FPGA和SDK調試:?支持FPGA和AE調試,確保RTC功能正常和問題解決 |
|
| 2024年02月~2024年04月(2個月) | SARADC功能升級 |
|
項目描述: 本項目移除了SDADC模塊,把模擬mic通道接到SARADC通道上,數字SARADC_CTRL根據采樣率定時把通道切換到mic通道上,采集到模擬SARADC數據后通過DMA保存到SRAM中。
|
|
|
責任描述: -RTL設計與驗證:?根據需求進行RTL設計與仿真驗證,?做好軟件采集和硬件定時采集的仲裁處理。-FPGA和SDK調試:?支持FPGA和AE調試,確保模塊功能正常。
-回片測試:?回片與模擬一起測試SARADC?MIC的功能和性能,并做好軟件去直流處理。 |
|
| 2023年03月~2023年10月(7個月) | IP驗證 |
|
項目描述: 項目升級,?根據安排驗證一些數字IP,?比如CPU、?RTC、?PMU控制、?DMA、?SARADC、?mbist、?efuse、高速串口、?cordic等一些常規外設。
|
|
|
責任描述: -RTL驗證:?使用C編寫測試用例,?驗證已有的IP模塊,確保IP在新項目的正常使用,并維護和修改SPEC。
-FPGA和SDK調試:?支持FPGA和AE調試,確保IP正常使用 |
|
| 2023年03月~2025年10月(2年7個月) | IC測試 |
|
項目描述: 1.根據安排,完成芯片量產?CP?程序的開發和?pattern?生成,并負責調試。
2.根據安排,完成芯片回片的功耗測試和時鐘測試。 |
|
|
責任描述: -CP測試:?搭建CP仿真環境;負責測試項的CP?testplan;開發CP測試程序,測試項包括:?PORT功能(input/output功能、上下拉電阻)、
RISC-V(單核或多核指令測試)、?RTC(RTC寄存器讀寫和level_shift功能)、?低功耗電流(關機和休眠模式)、電流電壓trim、?SARADC、 mbist、?efuse讀寫。 -回片測試:開發測試程序,和模擬部一起debug芯片功能/性能是否正常,主要負責低功耗電流、?SARADC通道采值、芯片頻率掃描測 試等測試項。 |
|
- 教育背景(Education Background)
| 2018年09月~2022年07月(3年10個月) | 重******學 | 本科統招 | 微電子科學與工程 |
|
主要課程: Verilog硬件描述語言、C語言程序設計、數字邏輯電路、CMOS數字集成電路設計、模擬電子技術、模擬CMOS集成電路設計、信號處理、微電子器件、半導體物理、高等數學、線性代數、概率論、大學英語、大學物理
|
|||
- 證書(Certificate)
| 2020-06-30 | 大學英語六級 |